Для размещения компонентов и ручной трассировки печатных плат в САПР ACCEL EDA используется графический редактор ACCEL PCB.
Настройка конфигурации графического редактора ACCEL PCB во многом подобна настройке графического редактора принципиальных схем ACCEL Schematic, подробно описанной в главе "Библиотечные элементы", поэтому здесь будут приведены только основные отличительные особенности процесса конфигурации.
Для задания параметров графического редактора печатных плат ACCEL PCB используется команда Options/Configure появляется окно в режиме (General, Route, PDM). При выполнении команды появляется окно в режиме задания общих параметров графического редактора.
Группа параметров Units позволяет задать систему единиц, используемых в проекте.
Размер рабочего пространства задается с использованием параметров Width и Height группы Workspace Size.
После настройки конфигурации и выбора необходимых параметров приступают непосредственно к разработке печатной платы. Первой операцией является обрисовка контура печатной платы в слое Board. Обычно для этого используются команды Place/Line и Place/Arc.
Следует помнить, что если вы собираетесь использовать автоматическую трассировку с помощью программы SPECCTRA, то контур печатной платы должен представлять собой замкнутую линию. Автотрассировщик ACCEL QuickRoute вовсе не нуждается в контуре печатной платы.
Следующим шагом является упаковка списка соединений на печатную плату. Для этого используется команда Utils/Load Netlist. Непосредственная загрузка осуществляется при нажатии кнопки ОК. При этом в рабочей области размещаются компоненты и отображаются связи между ними.
В случае если размер рабочего пространства при загрузке платы недостаточен для размещения компонентов, появится сообщение об ошибке.
В этом случае необходимо изменить размер рабочего пространства (Workspace Size) с помощью команды Options/Configure.
После упаковки схемы наступает ответственный этап размещения компонентов на плате. Размещение компонентов на печатной плате выполняется только вручную.
После завершения разработки топологии платы обязательно нужно провести ее проверку с использованием утилиты DRC (Design Rules Check) на предмет соответствия правилам проектирования, технологическим нормам и принципиальной схеме.
Запуск утилиты верификации осуществляется с помощью команды Utils/DRC.
С помощью кнопки Filename выбирается имя файла отчета с расширением DRC, в который заносится информация об ошибках.
Назад | Вперед |